专注收集记录技术开发学习笔记、技术难点、解决方案
网站信息搜索 >> 请输入关键词:
您当前的位置: 首页 > 硬件开发

数字电路中的1是高电平,0是低电平是如何实现的

发布时间:2010-06-13 21:37:24 文章来源:www.iduyao.cn 采编人员:星星草
数字电路中的1是高电平,0是低电平是怎么实现的?
这个游戏中的0应该是高阻吧?
http://tieba.baidu.com/p/1181771663

------解决方案--------------------
集成电路的0和1输出电路几乎都是靠一对CMOS管,上下连接。接法如下:
5伏电源-->上拉电阻-->漏极D-->源极S-->输出引脚。当栅极G高电平时,CMOS管导通,输出高电平1; 
下管的D极与上管的S极短接。输出引脚-->漏极D-->源极S-->接地。当栅极G高电平时,CMOS管导通,输出短路到地线上,输出0电平。
即:上方COMS管导通输出1;下方CMOS管导通输出0;两个栅极的电平可以有三种状态。
(1,0)输出1;(0,1)输出0;(0,0)两管截止,输出呈高祖状态。(1,1)状态不存在。
------解决方案--------------------
http://www.google.com.hk/imgres?imgurl=http://course.cug.edu.cn/21cn/%E6%95%B0%E5%AD%97%E9%80%BB%E8%BE%91%E7%94%B5%E8%B7%AF/analogsim/help/Log_23310.jpg&imgrefurl=http://course.cug.edu.cn/21cn/%25CA%25FD%25D7%25D6%25C2%25DF%25BC%25AD%25B5%25E7%25C2%25B7/analogsim/help/CMOSNOT.htm&usg=__52NlSmcMDSVy29ehmKukmAWOULs=&h=290&w=311&sz=35&hl=zh-CN&start=1&zoom=1&tbnid=j0H76Iu-PAvCHM:&tbnh=109&tbnw=117&ei=voOvTorzJcWwiQex2MHbAg&prev=/images%3Fq%3Dcmos%25E5%258D%2595%25E5%2585%2583%25E5%259B%25BE%26hl%3Dzh-CN%26newwindow%3D1%26safe%3Dstrict%26sa%3DX%26tbm%3Disch&itbs=1
这是简单CMOS非门的介绍,就像我说的。

http://wenku.baidu.com/view/c8a530d8ad51f01dc281f1c0.html
这是一个三态门的链接,它不同于一般简单的逻辑门,还挺复杂的,慢慢看看吧
友情提示:
信息收集于互联网,如果您发现错误或造成侵权,请及时通知本站更正或删除,具体联系方式见页面底部联系我们,谢谢。

其他相似内容:

热门推荐: